8.2.1 GSTMCU Die GST MCU im STe und MegaSTe
STe Serie GSTMCU 144 Pin SMD (STe/Mega STe only) Pin Signal Typ Beschreibung _______________________________________________________________________________ 1,73,128 GND Input Signalmasse 2 CLK16 Takt 16Mhz 3 CLK8 Takt 8 Mhz 4 CLK4 Takt 4 Mhz 5 CLK2 Takt 2 Mhz 6 KHZ500 Takt 500Khz 7 ROM 0- Romselekt 0 8 ROM 1- Romselekt 1 9 ROM 2- Romselekt 2 10 ROM 3- Romselekt 3 11 ROM 4- Romselekt 4 12 ROM 5- Romselekt 5 13 ROM 6- Romselekt 6 14 nicht angeschlossen 15 HDINT- Harddisk Interrupt 16 FDINT FloppyDisk Interrupt 17 DINT- 18 SNDIR Soundchip Interrupt 19 SNDSC Soundchip Chipselekt 20 RTCWR- 21 RTCRD- 22 RTCSS- 23 BERR- 24 VMA- 25 VPA- 26 BGACK- Bus Aknowledge 27 BGO- 28 BGI- 29 BR- 30 EINT3- 31 EINT5- 32 EINT7- 33 IPL0- 34 IPL1- 35 IPL2- 36,120 Vcc +5 Versorgungsspannung 144,108,72 Vcc Input +5 Versorgungsspannung 109,37 GND Input 110-119 MAD0-MAD9 I/O Multiplex Adressbus 38 FC2 39 FC1 40 FC0 41-47 A23-A17 I/O Adressbus 48 N8650 49-59 A16-A6 I/O Adressbus 60 BINT- 61-65 A5-A1 I/O Adressbus 66 RESET- Input Reset, setzt den Chip in einen definierten Ausgangszustand 67 AS- 68 UDS- 69 LDS- 70 R/W- I/O Read/Write 71 DTACK- 74 TEST 75-82 D15-D8 I/O CPU Datenbus 83 IACK- 84-91 D9-D0 I/O CPU Datenbus 92 MFPCS- Output Chipselekt für STe MFP 93 MFPINT- Input Interrupt von STe MFP 94 PAD0X- Input Paddleport 0X 95 PAD0Y- Input Paddleport 0Y 96 PAD1X- Input Paddleport 1X 97 PAD1Y- Input Paddleport 1Y 98 PADRST- I/O Paddleport Reset 99 JOYRH- Input Joystick Rechts 100 JOYRL- Input Joystick Links 101 JOYWE- Input Joystick Up 102 JOYWL- Input Joystick Down 103 BUTTON- Input Joystick Fire 104 nicht angeschlossen 105 SINT- 106 SLOAD- 107 SREQ- 121 WE- Write Enable 122 CAS1L- Ram Selekt 123 CAS1H- Ram Selekt 124 RAS1- Ram Selekt 125 CAS0L- Ram Selekt 126 CAS1L- Ram Selekt 127 RAS0- Ram Selekt 129 WDAT- 130 RDAT- 131 LATCH 132 DMA- 133 RAM- 134 DEV- 135 RDY- 136 FCS- 137 PEN- 138 DCYC- 139 CMPCS- 140 BLANK- Output Display Blank Signal 141 DE 142 VSYNC- Output Vertikale Syncronisation 143 HSYNC- Output Horizontale Syncronisation _____________________________________________________________________________ Custom Chips (c) Atari Corp.
Copyright © Robert Schaffner (doit@doitarchive.de) Letzte Aktualisierung am 23. Mai 2004 |